CH551 CH552 芯片是一款兼容 MCS51 指令集的增强型 E8051 内核usb单片机
本文地址:http://tongxinmao.com/Article/Detail/id/495
CH552 芯片是一款兼容 MCS51 指令集的增强型 E8051 内核单片机,其 79%的指令是单字节单周期
指令,平均指令速度比标准 MCS51 快 8~15 倍。
CH552 支持最高 32MHz 系统主频,内置 16K 程序存储器 ROM 和 256 字节内部 iRAM 以及 1K 字节
片内 xRAM,xRAM 支持 DMA 直接内存存取。
CH552 内置了 ADC 模数转换、触摸按键电容检测、3 组定时器和信号捕捉及 PWM、双异步串口、
SPI、USB 设备控制器和全速收发器等功能模块。
CH551 是 CH552 的简化版,程序存储器 ROM 仅为 10K,片内 xRAM 仅为 512 字节,异步串口仅提
供 UART0,封装形式仅 SOP16,并且去掉了 ADC 模数转换模块和 USB type-C 模块,除上述差别之外
与 CH552 相同,可直接参考 CH552 手册和资料。
下面为 CH552 的内部框图,仅供参考。
Pins: GND VCC V33 RST P30~P37 P10~P17
2、特点
l Core:增强型 E8051 内核,兼容 MCS51 指令集,其 79%的指令是单字节单周期指令,平均指令
速度比标准 MCS51 快 8~15 倍,特有 XRAM 数据快速复制指令,双 DPTR 指针。
l ROM:16KB 容量的可多次编程的非易失存储器 ROM,可以全部用于程序存储空间;或者可以分
为 14KB 程序存储区和 2KB 引导代码 BootLoader/ISP 程序区。
l DataFlash:128 字节可多次擦写的非易失数据存储器,支持以字节为单位改写数据。
l RAM:256 字节内部 iRAM,可以用于快速数据暂存以及堆栈;1KB 片内 xRAM,可以用于大量数
据暂存以及 DMA 直接内存存取。
l USB:内嵌 USB 控制器和 USB 收发器,支持 USB-Device 设备模式,支持 USB type-C 主从检测,
支持 USB 2.0 全速 12Mbps 或者低速 1.5Mbps。支持最大 64 字节数据包,内置 FIFO,支持 DMA。
l Timer:3 组定时器,T0/T1/T2 为标准 MCS51 定时器。
CH551G
l Capture:定时器 T2 扩展为支持 2 路信号捕捉。
l PWM:2 组 PWM 输出,PWM1/PWM2 为 2 路 8 位 PWM 输出。
l UART:2 组异步串口,都支持更高通讯波特率,UART0 为标准 MCS51 串口。
l SPI:SPI 控制器内置 FIFO,时钟频率最高可达系统主频 Fsys 的一半,支持串行数据输入输出
单工复用,支持 Master/Slave 主从模式。
l ADC:4 通道 8 位 A/D 模数转换器,支持电压比较。
l Touch-Key:6 通道电容检测,支持最多 15 个触摸按键,支持独立定时中断。
l GPIO:支持最多 17 个 GPIO 引脚(含 XI/XO 和 RST 以及 USB 信号引脚)。
l Interrupt:支持 14 组中断信号源,包括与标准 MCS51 兼容的 6 组中断(INT0、T0、INT1、T1、
UART0、T2),以及扩展的 8 组中断(SPI0、TKEY、USB、ADC、UART1、PWMX、GPIO、WDOG),其
中 GPIO 中断可以从 7 个引脚中选择。
l Watch-Dog:8 位可预设看门狗定时器 WDOG,支持定时中断。
l Reset:支持 4 种复位信号源,内置上电复位,支持软件复位和看门狗溢出复位,可选引脚外
部输入复位。
l Clock:内置 24MHz 时钟源,可以通过复用 GPIO 引脚支持外部晶体。
l Power:内置 5V 到 3.3V 的低压差电压调整器,支持 5V 或 3.3V 甚至 2.8V 电源电压。支持低功
耗睡眠,支持 USB、UART0、UART1、SPI0 以及部分 GPIO 外部唤醒。
l 芯片内置唯一 ID 号
上一篇:CH573 集成 BLE 无线通讯 USB 的 32 位 RISC 微控制器
下一篇:CH563 集成100M以太网(phy) USB的 32 位 RISC 精简指令集单片机