CH563 集成100M以太网(phy) USB的 32 位 RISC 精简指令集单片机
本文地址:http://tongxinmao.com/Article/Detail/id/496
CH563 系列单片机是 32 位 RISC 精简指令集 CPU,指令集兼容 ARMv5TE,支持 16 位 Thumb 指令和 增强 DSP 指令。默认系统主频为 100MHZ,最高可达 130MHZ。高度集成的外设以及高性能,使其可以 广泛的应用于各种嵌入式应用。 CH563 的外设组件包含最高 224K 的 FLASH 闪存、64K 的 SRAM、28K 的 DataFlash、百兆以太网、 高速/全速 USB 主机/从机接口、2 个 SPI 接口、2 个 UART 接口、3 通道 10 位 ADC、4 个通用定时器、 8 位被动并行接口、8/16/32 位 Intel 时序的总线接口、在系统编程 ISP 接口和多达 74 个通用 I/O 管 脚。 1.1 功能特性 ● 内核: 32 位 RISC 指令集 CPU,兼容 ARM V5TE 指令集,支持 16 位 Thumb 指令和增强 DSP 指令,默认 系统主频为 100MHZ。 ● FLASH 和 RAM: CH563 片内 FLASH 最高为 224K,用于保存程序代码,支持写保护。FLASH 闪存拥有 10 万次擦 写、20 年保存能力,支持 ICP/ISP 升级。 片内 SRAM 共 64K,用于数据缓冲。 ● DataFlash: 片内 DataFlash 共 28K,用于保存非易失性数据。 ● 以太网: 内置 MAC 和基于 DSP 的 10/100Base-TX 快速 Ethernet 收发器(PHY),支持 10/100Mbps 双绞线 网络通讯,兼容 IEEE 802.3,802.3u 和 FDDI-TP-PMD,支持 Wake-On-LAN 功能,收发各独立 的 2K 字节 FIFO,支持 DMA。 每颗芯片都内置 IEEE 分配的唯一 MAC 地址。 ● USB: 内置高速 USB 收发器(PHY)和 USB 控制器,支持 USB 2.0,兼容 EHCI,支持主/从模式,支持 高速/全速/低速传输,独立的 2K+64 字节 FIFO,支持 DMA。 ● SPI: 2 组 SPI 控制器 SPI0、SPI1,速度可调,最高可达系统频率 SCLK 的一半约 50MHZ,支持输入 输出单工复用。SPI0 支持 Master/Slave 主从模式,32 级 FIFO,支持 DMA;SPI1 只支持主机 模式,16 级 FIFO。 ● UART: 2 组兼容 16C550 的异步串口 UART,速度可调,最高达系统主频 SCLK 的八分之一约 16Mbps, 一组支持全部 Modem 信号,16 级 FIFO;另一组只支持 CTS 和 RTS,但支持 9 位串口模式下总 线地址自动比较和 SIR 之 IrDA 编解码,32 级 FIFO。 ● ADC: CH563 最多支持 3 通道 10 位 A/D 转换器,采样率可调,最高达每秒 1M 次,8 级 FIFO,支持设 定参考值在到达后触发中断,支持两通道自动轮测,可用软件对信号进行算法解码,支持 DMA。 ● TIMER: 4 组 28 位定时器,支持输入信号宽度采样/信号捕捉(高/低/翻转),支持 PWM 输出,8 级 FIFO, 其中 3 组支持 DMA。 ● 被动并口: 提供 1 个 Intel 时序的 8 位被动并口,方便与外部系统进行数据通信。 ● 总线接口: 提供 1 个 Intel 时序的总线接口,支持 8 位、16 位、32 位数据读写,读写宽度可调。 ● 低功耗睡眠: 支持低功耗睡眠方式,支持部分 GPIO 等外部唤醒。 CH563 中文手册 5 ● 芯片 ID 号: 每个芯片具有 64bit 唯一的 ID 识别号,便于通讯识别或者数据加密。 ● GPIO: LQFP128 封装提供多达 74 个 GPIO 引脚,部分引脚支持上拉电阻、下拉电阻、施密斯输入、两 种驱动能力,部分引脚支持电平或者边沿中断。 ● 电源: CPU 操作电压范围:1.65---1.95V(1.8V±10%); IO 操作电压范围:3.0---3.6V(3.3V±10%),部分 I/O 口可承受 5V 电压。
上一篇:CH551 CH552 芯片是一款兼容 MCS51 指令集的增强型 E8051 内核usb单片机
下一篇:PHP二进制替换修改